当前位置: 首页 > news >正文

东莞住建局官网网站长沙百度开户

东莞住建局官网网站,长沙百度开户,网络编程课程,揭阳网站制作计划相关阅读 Verilog基础https://blog.csdn.net/weixin_45791458/category_12263729.html?spm1001.2014.3001.5482 作为一个硬件描述语言,Verilog HDL常常需要使用语句描述并行执行的电路,但其实在仿真器的底层,这些并行执行的语句是有先后顺序…

相关阅读

Verilog基础icon-default.png?t=N7T8https://blog.csdn.net/weixin_45791458/category_12263729.html?spm=1001.2014.3001.5482


        作为一个硬件描述语言,Verilog HDL常常需要使用语句描述并行执行的电路,但其实在仿真器的底层,这些并行执行的语句是有先后顺序的,然而Verilog标准并没有将这些事件调度的顺序定死,而是给予了仿真器厂商一定的自由去实现自己的产品,这就导致了设计者如果不遵循一定的编程习惯,会导致意想不到的仿真结果,下面是一些相关的规则。

2、在创建分频时钟时,使用阻塞赋值

        在描述一个对时钟沿敏感的时序逻辑时,普遍的建议是使用非阻塞赋值去描述寄存器操作。但这不是绝对的,当这个寄存器操作的对象是生成时钟时,如果使用了非阻塞赋值,就有可能造成仿真出现错误,下面就是一个时钟竞争的例子。

`timescale 1ns/1ns
module test();
reg clk, clk_1, rst_n;
reg a, b, c;
initial begin //一个周期为10的时钟clk = 0;forever #5 clk = !clk;
end//第一个always块
always@(posedge clk, negedge rst_n) begin //一个分频时钟,周期为20if(!rst_n) beginclk_1 <= 1'b0;endelse beginclk_1 <= !clk_1;end
end//第二个always块
always@(posedge clk, negedge rst_n) begin //第一个寄存器使用原时钟触发if(!rst_n) beginb <= 1'b0;endelse beginb <= a;end
end//第三个always块
always@(posedge clk_1, negedge rst_n) begin //第二个寄存器使用分频时钟触发if(!rst_n) beginc <= 1'b0;endelse beginc <= b;end
endinitial beginrst_n = 0;#3 rst_n = 1;
endinitial begina  = 1;#24 a = 0;
end
endmodule

        上面是一个很简单的例子,即两个寄存器对输入打两拍,不过第一个寄存器使用10ns的周期,第二个寄存器使用20ns的周期。竞争会出现在两个时钟的上升沿重合时,此时可能的事件调度过程分析如下。

  1. initial块中的clk取反后为高电平,触发第一个always块和第二个always块。如Verilog基础:时序调度中的竞争(一)所说,这两个块的执行顺序是不定的。
  2. 若第一个always块中的非阻塞赋值首先执行,第二个always块中的非阻塞赋值之后执行,则首先clk_1取反后为高电平,在此之后,是执行被clk_1上升沿触发的第三个always块还是执行第二个always块中的非阻塞赋值是不确定的。若先执行第二个always块后再执行第三个always块,则c会直接得到a的值,而不会有任何等待。若先执行第三个always块后执行第二个always块,则是正常打拍。
  3. 若第二个always块中的非阻塞赋值首先执行,第一个always块中的非阻塞赋值之后执行,则c必定会直接得到a的值,而不会有任何等待,因为在b得到a的值时,clk_1还没有取反,也就无法触发第三个always块了。

        因为在25ns时,两个时钟的上升沿重合,所以在24ns时我们将a拉低,测试波形如图1所示。

图1 一个有竞争的波形图

        可以看到在a=0后的下一个上升沿,b和c同时被拉低,这就是竞争所导致的结果。解决这个问题也很简单,只需要将第一个always块中的非阻塞赋值改为阻塞赋值即可,如下所示。

always@(posedge clk, negedge rst_n) begin //一个分频时钟,周期为20if(!rst_n) beginclk_1 = 1'b0;endelse beginclk_1 = !clk_1;end
end

         这样做有什么用?这样能保证在第二个always块的非阻塞赋值真正完成前(非阻塞赋值分为两步,第一步为右值计算,第二步为真正完成),第三个always块已被触发。下面是修改后没有竞争的波形。

 

 

http://www.ds6.com.cn/news/48682.html

相关文章:

  • web前段和网站开发海淀seo搜索引擎优化公司
  • 伊利牛奶的网站建设策划书百度推广app下载
  • 税务网站建设要突出以百度风云榜明星
  • 湖南建筑公司网站医院网络销售要做什么
  • 柚子皮 wordpressseo排名技巧
  • 做设计有必要买素材网站会员吗seo顾问
  • wordpress上传文件电商运营seo
  • 苹果手机做mp4下载网站哪个杭州seo好
  • 网站建设接单吧巨量算数数据分析
  • html5网站优点互动营销策略
  • 专门做别墅的网站b2b外贸平台
  • 建设网站需要多少钱网络营销课程速成班
  • html手机网站开发教程seo网络运营
  • b2c电商网站对比网络营销的工具和方法
  • 山西网站制作公司网络营销方式哪些
  • 静态网站开发一体化课程百度一下你就知道123
  • 网站怎么放404页面深圳正规seo
  • 网站硬件建设百度新闻网页
  • 网站优化方法网络营销策划师
  • 做博客的网站百度网址大全免费下载
  • php是网站开发语言吗阿里云云服务平台
  • asp网站源码后台密码存放在那个文件里?安徽关键词seo
  • 哪个工业园区信息化网站做的好个人网站模板免费下载
  • 装饰网站的业务员都是怎么做的软文推广案例大全
  • 做网站用什么浏览器百度手机助手安卓版
  • 政府部门网站栏目建设方案新网站如何让百度收录
  • 做网站仓库报表系统长春网站优化团队
  • 网站建设水平如何评价汕头网站建设
  • 邢台最新通告今天搜索关键词优化服务
  • 服务商官网seo好seo